CAFE

Q&A (전기전자기초)

Re:오차 증폭기 보상회로 질문입니다.

작성자하수|작성시간05.02.18|조회수1,795 목록 댓글 2
기본 오차 증폭기 이득인 -Rf/R1에서 보상 개념으로 R - C를 추가하여 보상을 하여 안정도를
증진시킨다고 책에 되어 있는데... 저는 책을 아무리 읽어도, 정확히 어떻개 보상을 적용하는지
모르겠내요!.. 직류 이득이란 개념도 이해가 잘 안가구요...
부탁드립니다.

그리고,,, 제너 다이오드에서 전뉴를 제한하기 위해 제너 다이오드와 병렬로 저항을 다는 회로가
있던데... 그게 정말 전류를 제한하는 건가요... 제가 알고 있는 제너 다이오드 전류제한은
저항을 직렬로 다는 것 밖에 모르거든요...

============================================================================

1. 보상회로 설계 관련입니다.

피드벡 응답속도 개선에 따른 스위칭시의 과도응답 특성 향상하는데에 그 목적이 있읍니다
RC 회로를 op-amp (-)입력과 출력사이에 연결하여, RC 시정수 조정합니다.[PI compensation method]

출력전압 리플 성분을 보면 RC 변경에 따라 리플 크기가 변하게 되는 걸 알수 있는데요,
가장 안정적인 리플이 보일때까지, 일명 노가다 (trial and error method) 방법으로 RC 때려 잡습니다.

이론적으로도 RC 설계 가능합니다. (어렵던데요...)
피드벡 루프 상에서의 루프 이득 (loop gain) 을 구해야 합니다.
위상여유(phase margin) 확인하여 마진이 45도 정도 확보해야 최적 응답상태를 얻을수 있는것으로 알려져 있읍니다. 이렇게 되도록 RC 회로 설계해야죠.

직류 이득(dc gain) 이라 함은 loop gain 상에서의 dc 성분의 이득인데요,
time domain 에서의 정상상태를 의미합니다.
dc gain 이 클수록 정상상태 오차가 zero 가 되어 안정된 출력전압을 얻을 수 있읍니다.

보상회로 설계 순서를 체계화 해보면
1) loop gain 을 구합니다.
* loop gain = (op-amp 보상회로) * (비교기 이득) * ( 듀티 대 출력 전압 비) * (기타 센싱이득)
- 비교기 이득 = 1/Vm
- 듀티 대 출력전압 비 = control to output transfer function ==> 모델링법으로 추적함

2) loop gain 이 다음을 만족하도록 op-amp 보상회로 설계
- dc gain 은 클수록 정상상태 오차 (steady state error) 가 줄어 듦
- phase margin 확보 ==> stability 확보
- cross frequency 가 스위칭 수파수의 약 1/4 배 정도 되도록 함 ==> sampling 이론
- RC 보상회로 선택 (PI compensation) ==> 가격도 싸고....^^*

=========================================================================
다음검색
현재 게시글 추가 기능 열기

댓글

댓글 리스트
  • 작성자보헤미안 | 작성시간 05.02.18 정말 감사합니다.
  • 작성자studyfast | 작성시간 05.02.23 잘 읽었습니다. 마지막 내용중 cross frequency가 왜 스위칭 주파수의 1/4로 정하는지 궁금합니다
댓글 전체보기
맨위로

카페 검색

카페 검색어 입력폼