CAFE

Q&A -- 부품

Re:usb phy chip에 관해서 도와주세요.( 퍼옴)

작성자순딩이범|작성시간08.09.24|조회수980 목록 댓글 1

*) 내용상 USB 통신시 보정및 직렬 들어 오는데이타를 주변 I.C 처리가능하게 데이터화 하는븡

   복합 기능을 통틀어서 PHY 기능이라 하는거 같읍니다

  아래는  내용을 통채로 복사 해 왓으니 참고 하십시요

 

USB3280은 USB 2.0 장치 컨트롤러에 대한 PHY (Physical Layer) 인터페이스를 제공합니다. 이 IC는 36핀 무연 RoHS 준수 QFN으로 공급됩니다.

USB3280은 산업용 온도의 USB 2.0 물리적 계층 트랜시버 (PHY) 통합 회로로, SMSC의 고유 기술을 통해 전력 손실을 줄여 버스 전원 공급 USB 2.0 주변 장치에 이상적입니다. PHY는 UTMI (USB Transceiver Macrocell Interface) 사양을 준수하는 8비트 양방향 병렬 인터페이스를 사용합니다. 12Mbps 속도의 USB 1.1 레거시 프로토콜과 호환성을 유지하면서 480Mbps의 전송 속도를 지원합니다.

필요한 모든 터미네이션 및 DP/DM 선로의 5.25V 단락 방지 기능이 칩에 내장되었습니다. USB3280에는 또한 1.8V 조절기가 통합되어 있어 3.3V의 전원 공급만 필요합니다.

데이터를 전송하는 동안 PHY는 데이터를 직렬화하고 SYNC 및 EOP 필드를 생성합니다. 또한 필요한 비트 채움 및 NRZI 인코딩도 수행합니다. 마찬가지로 데이터를 수신하는 동안 PHY는 수신 데이터의 직렬화를 해제하고 SYNC 및 EOP 필드를 꺼내서 비트 채움 해제 및 NRZI 디코딩을 수행합니다.

기능

36핀 무연 RoHS 준수 (6 x 6 x 0.90mm) QFN 패키지로 공급
UTMI 사양 준수 인터페이스 (60MHz, 8비트 양방향 인터페이스)
하나의 전원 공급만 필요 (+3.3V)
USB 2.0 전자 사양에 대한 USB-IF "고속" 인증
480Mbps HS (High Speed) 및 12Mbps FS (Full Speed)의 직렬 데이터 전송 속도 지원
45Ω 및 1.5kΩ 터미네이션 저항기를 통합하여 외부 부품 개수 감소
DP 및 DM 선로의 내부 단락 방지
저가형 24MHz 크리스털로 작동하는 온칩 오실레이터
EIA/JESD 78, Class II 당 150mA를 상회하는 성능
외부 보호 장치 없이 5kV HBM 수준까지 ESD 보호
패킷 전송 시 SYNC 및 EOP 생성, 패킷 수신 시 발견
NRZI 인코딩 및 디코딩
오류 발견 기능 포함 비트 채움 및 채움 해제
USB 일시 중단 상태, HS 발견, HS 알림, 재설정 및 재시작 지원
USB 2.0 사양에 정의된 모든 테스트 모드 지원
55mA 비구성 전류 (일반) - 버스 전원 공급 애플리케이션에 이상적
83uA 일시 중단 전류 (일반) - 배터리 전원 공급 애플리케이션에 이상적
-40°C ~ +85°C의 산업용 작동 온도

애플리케이션

USB3280는 UTMI 고속 USB 장치 (주변 장치) 코어로 설계되는 모든 ASIC, SoC 또는 FPGA 솔루션에 이상적인 제품입니다.

USB3280은 다음과 같은 부문에 적합합니다.

휴대폰
MP3 플레이어
스캐너
외장형 하드 드라이브
디지털 스틸 및 비디오 카메라
휴대용 미디어 플레이어
엔터테인먼트 장치
프린터

주문 정보
주문 번호:
USB3280-AEZG: 36핀, QFN 무연 RoHS 준수 패키지
USB3280-AEZG-TR: 36핀, QFN 무연 RoHS 준수 패키지 (테이프와 릴)
릴 크기: 3,000피스

간소화된 블록 다이어그램

USB3280: USB 2.0 사양 Rev 2.0에 정의된 고속 (480Mbps) 테스트 모드 테스트 패킷의 측정 눈 다이어그램

다음검색
현재 게시글 추가 기능 열기

댓글

댓글 리스트
  • 작성자caska | 작성시간 08.09.24 순딩이범님 답변 감사드립니다.
댓글 전체보기
맨위로

카페 검색

카페 검색어 입력폼